Alliance Memory SDRAM 256 MB 16M x 16 Bit Oberfläche 16 Bits/Wort 16 bit 5 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Packung mit 2 Stück)*

€ 8,63

(ohne MwSt.)

€ 10,356

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Auf Lager
  • Zusätzlich 96 Einheit(en) mit Versand ab 13. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Packung*
2 - 8€ 4,315€ 8,63
10 - 18€ 3,91€ 7,82
20 - 48€ 3,835€ 7,67
50 - 98€ 3,80€ 7,60
100 +€ 3,42€ 6,84

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
230-8414
Distrelec-Artikelnummer:
304-31-275
Herst. Teile-Nr.:
AS4C16M16SA-6TCN
Hersteller:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Produkt Typ

SDRAM

Speicher Größe

256MB

Datenbus-Breite

16bit

Adressbusbreite

13bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5ns

Anzahl der Wörter

4M

Montageart

Oberfläche

Gehäusegröße

TSOP

Pinanzahl

54

Betriebstemperatur min.

0°C

Maximale Betriebstemperatur

70°C

Normen/Zulassungen

No

Höhe

1.2mm

Länge

22.35mm

Serie

AS4C16M16SA-C&I

Automobilstandard

Nein

Maximale Versorgungsspannung

3.6V

Minimale Versorgungsspannung

3V

Versorgungsstrom

60mA

Der Alliance Memory 256 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 256 Mbit/s. Er ist intern als 4 Bänke mit 4M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank Active-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit von der Uhr: 5/5,4 ns

Schnelle Taktrate: 166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

4 M Wort x 16-Bit x 4-Bank

Verwandte Links