Alliance Memory SDRAM 64 MB 4M x 16 bit Oberfläche 16 Bits/Wort 16 bit 5.4 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Packung mit 5 Stück)*

€ 13,20

(ohne MwSt.)

€ 15,85

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Auf Lager
  • Zusätzlich 85 Einheit(en) mit Versand ab 02. Februar 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Packung*
5 - 5€ 2,64€ 13,20
10 - 20€ 2,374€ 11,87
25 - 45€ 2,342€ 11,71
50 - 70€ 2,294€ 11,47
75 +€ 2,248€ 11,24

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
230-8430
Herst. Teile-Nr.:
AS4C4M16SA-6TIN
Hersteller:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Produkt Typ

SDRAM

Speicher Größe

64MB

Organisation

4M x 16 bit

Datenbus-Breite

16bit

Adressbusbreite

13bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5.4ns

Anzahl der Wörter

1M

Montageart

Oberfläche

Gehäusegröße

TSOP

Betriebstemperatur min.

-40°C

Pinanzahl

54

Maximale Betriebstemperatur

85°C

Höhe

1.2mm

Normen/Zulassungen

No

Länge

22.35mm

Breite

22.35 mm

Serie

AS4C4M16SA-C&I

Automobilstandard

Nein

Minimale Versorgungsspannung

3V

Maximale Versorgungsspannung

3.6V

Der Alliance Memory 64 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 64 Mbit/s. Er ist intern als 4 Bänke mit 1M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank-Activate-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit ab Uhr: 4,5/5,4/5,4 ns

Schnelle Taktrate: 200/166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

1 M Wort x 16-Bit x 4-Bank

Verwandte Links