Alliance Memory SDRAM 64 MB 4M x 16 bit Oberfläche 16 Bits/Wort 16 bit 5.4 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Schale mit 108 Stück)*

€ 243,648

(ohne MwSt.)

€ 292,356

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • Versand ab 13. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Schale*
108 - 216€ 2,256€ 243,65
324 - 432€ 2,184€ 235,87
540 - 972€ 2,173€ 234,68
1080 - 1944€ 2,017€ 217,84
2052 +€ 1,895€ 204,66

*Richtpreis

RS Best.-Nr.:
230-8429
Distrelec-Artikelnummer:
304-31-279
Herst. Teile-Nr.:
AS4C4M16SA-6TIN
Hersteller:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Speicher Größe

64MB

Produkt Typ

SDRAM

Organisation

4M x 16 bit

Datenbus-Breite

16bit

Adressbusbreite

13bit

Taktfrequenz max.

166MHz

Anzahl der Bits pro Wort

16

Zugriffszeit max.

5.4ns

Anzahl der Wörter

1M

Montageart

Oberfläche

Gehäusegröße

TSOP

Betriebstemperatur min.

-40°C

Pinanzahl

54

Maximale Betriebstemperatur

85°C

Länge

22.35mm

Breite

22.35 mm

Normen/Zulassungen

No

Höhe

1.2mm

Serie

AS4C4M16SA-C&I

Maximale Versorgungsspannung

3.6V

Automobilstandard

Nein

Minimale Versorgungsspannung

3V

Der Alliance Memory 64 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 64 Mbit/s. Er ist intern als 4 Bänke mit 1M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank-Activate-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit ab Uhr: 4,5/5,4/5,4 ns

Schnelle Taktrate: 200/166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

1 M Wort x 16-Bit x 4-Bank

Verwandte Links