Infineon PLL-Taktpuffer 133.3 MHz TSSOP, 16-Pin

Mengenrabatt verfügbar

Zwischensumme 5 Stück (geliefert in Stange)*

€ 73,40

(ohne MwSt.)

€ 88,10

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Die Versandkosten für Bestellungen unter € 100,00 (ohne MwSt.) betragen € 8,95.
Nur noch Restbestände
  • Letzte 1 Einheit(en) versandfertig von einem anderen Standort
Stück
Pro Stück
5 - 9€ 14,68
10 - 24€ 14,36
25 - 49€ 13,44
50 +€ 12,50

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
194-9020P
Herst. Teile-Nr.:
CY2308ZXI-1H
Hersteller:
Infineon
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Infineon

Produkt Typ

PLL-Taktpuffer

Eingangsfrequenz max.

133.3MHz

Gehäusegröße

TSSOP

Pinanzahl

16

Betriebstemperatur min.

-40°C

Maximale Betriebstemperatur

85°C

Länge

5.1mm

Höhe

0.95mm

Breite

4.5 mm

Der CY2308 ist ein 3,3-V-Puffer mit Nullverzögerung, der zur Verteilung von Hochgeschwindigkeitsuhren in PCs, Arbeitsstationen, Datenkommunikation, Telekommunikation und anderen Hochleistungsanwendungen entwickelt wurde. Das Teil verfügt über eine integrierte PLL, die an einer auf dem REF-Stift dargestellten Eingangsuhr verriegelt wird. Die PLL-Feedback wird von einem externen FBK-Stift angetrieben, sodass der Benutzer die Flexibilität hat, einen beliebigen der Ausgänge als Feedback-Eingang auszuwählen und ihn mit dem FBK-Stift zu verbinden. Die Eingangs-zu-Ausgangs-Abweichung beträgt weniger als 250 ps und die Ausgangs-zu-Ausgangs-Abweichung weniger als 200 ps. Der CY2308 verfügt über zwei Banken mit je vier Ausgängen, die durch die ausgewählten Eingänge gesteuert werden, wie in der Tabelle Select Input Decoding auf Seite 3 gezeigt. Wenn nicht alle Ausgangsuhren erforderlich sind, ist die Bank B dreistatistisch. Die Eingangsuhr wird direkt auf den Ausgang für Chip- und Systemprüfzwecke durch die ausgewählten Eingänge angewendet. Der CY2308 PLL tritt in einen Abschaltzustand ein, wenn es keine aufsteigenden Kanten auf dem REF-Eingang gibt. In diesem Modus sind alle Ausgänge dreistatistisch und die PLL wird ausgeschaltet, was zu einer Stromaufnahme von weniger als 25 μA führt.

Verwandte Links