Altera FPGA Cyclone V 49000 Gates 49000 Zellen 18480 Einh. Spezieller DSP FBGA 256-Pin 73920Register 3464192
- RS Best.-Nr.:
- 830-3565P
- Herst. Teile-Nr.:
- 5CEBA4F17C8N
- Hersteller:
- Altera
Zwischensumme 1 Stück (geliefert in Schale)*
€ 69,70
(ohne MwSt.)
€ 83,64
(inkl. MwSt.)
VERSANDKOSTENFREIE Lieferung für Bestellungen ab € 100,00
Vorübergehend ausverkauft
- Versand ab 30. März 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück |
|---|---|
| 1 + | € 69,70 |
*Richtpreis
- RS Best.-Nr.:
- 830-3565P
- Herst. Teile-Nr.:
- 5CEBA4F17C8N
- Hersteller:
- Altera
Technische Daten des gezeigten Artikels
Datenblätter und Anleitungen
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Altera | |
| Familie | Cyclone V | |
| Anzahl der Logik-Gates | 49000 | |
| Anzahl der Logik-Zellen | 49000 | |
| Anzahl der Logik-Einheiten | 18480 | |
| Spezieller DSP | Ja | |
| Anzahl der Register | 73920 | |
| Anzahl der Multiplikatoren | 132 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | FBGA | |
| Pinanzahl | 256 | |
| Anzahl der RAM Bits | 3464192 | |
| Länge | 17mm | |
| Betriebstemperatur max. | +85 °C | |
| Arbeitsspannnung max. | 1,13 V | |
| Betriebstemperatur min. | 0 °C | |
| Breite | 17mm | |
| Arbeitsspannnung min. | 1,07 V | |
| Alle auswählen | ||
|---|---|---|
Marke Altera | ||
Familie Cyclone V | ||
Anzahl der Logik-Gates 49000 | ||
Anzahl der Logik-Zellen 49000 | ||
Anzahl der Logik-Einheiten 18480 | ||
Spezieller DSP Ja | ||
Anzahl der Register 73920 | ||
Anzahl der Multiplikatoren 132 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße FBGA | ||
Pinanzahl 256 | ||
Anzahl der RAM Bits 3464192 | ||
Länge 17mm | ||
Betriebstemperatur max. +85 °C | ||
Arbeitsspannnung max. 1,13 V | ||
Betriebstemperatur min. 0 °C | ||
Breite 17mm | ||
Arbeitsspannnung min. 1,07 V | ||
Cyclone FPGA, Altera
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
