Lattice Semiconductor FPGA iCE40 HX 3520 Zellen 440 Einh. TQFP 144-Pin 3520Register 80kbit
- RS Best.-Nr.:
- 772-0057P
- Herst. Teile-Nr.:
- iCE40HX4K-TQ144
- Hersteller:
- Lattice Semiconductor
Zwischensumme 1 Stück (geliefert in Schale)*
€ 7,48
(ohne MwSt.)
€ 8,98
(inkl. MwSt.)
VERSANDKOSTENFREIE Lieferung für Bestellungen ab € 100,00
Auf Lager
- 455 Einheit(en) versandfertig von einem anderen Standort
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück |
|---|---|
| 1 + | € 7,48 |
*Richtpreis
- RS Best.-Nr.:
- 772-0057P
- Herst. Teile-Nr.:
- iCE40HX4K-TQ144
- Hersteller:
- Lattice Semiconductor
Technische Daten des gezeigten Artikels
Datenblätter und Anleitungen
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Lattice Semiconductor | |
| Familie | iCE40 HX | |
| Anzahl der Logik-Zellen | 3520 | |
| Anzahl der Logik-Einheiten | 440 | |
| Anzahl der Register | 3520 | |
| Montage-Typ | SMD | |
| Gehäusegröße | TQFP | |
| Pinanzahl | 144 | |
| Anzahl der RAM Bits | 80kbit | |
| Abmessungen | 20 x 20 x 1.45mm | |
| Höhe | 1.45mm | |
| Länge | 20mm | |
| Arbeitsspannnung min. | 1.14 V | |
| Breite | 20mm | |
| Betriebstemperatur min. | -40 °C | |
| Arbeitsspannnung max. | 1.26 V | |
| Betriebstemperatur max. | +85 °C | |
| Alle auswählen | ||
|---|---|---|
Marke Lattice Semiconductor | ||
Familie iCE40 HX | ||
Anzahl der Logik-Zellen 3520 | ||
Anzahl der Logik-Einheiten 440 | ||
Anzahl der Register 3520 | ||
Montage-Typ SMD | ||
Gehäusegröße TQFP | ||
Pinanzahl 144 | ||
Anzahl der RAM Bits 80kbit | ||
Abmessungen 20 x 20 x 1.45mm | ||
Höhe 1.45mm | ||
Länge 20mm | ||
Arbeitsspannnung min. 1.14 V | ||
Breite 20mm | ||
Betriebstemperatur min. -40 °C | ||
Arbeitsspannnung max. 1.26 V | ||
Betriebstemperatur max. +85 °C | ||
Anwenderprogrammierbare Steuergatterarrays (FPGA), Gitterhalbleiter
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
