Altera FPGA Cyclone IV E 6272 Zellen 392 Einh. Spezieller DSP EQFP 144-Pin 270kbit
- RS Best.-Nr.:
- 729-3757P
- Herst. Teile-Nr.:
- EP4CE6E22C8N
- Hersteller:
- Altera
Zwischensumme 1 Stück (geliefert in Schale)*
€ 17,01
(ohne MwSt.)
€ 20,41
(inkl. MwSt.)
VERSANDKOSTENFREIE Lieferung für Bestellungen ab € 100,00
Vorübergehend ausverkauft
- Versand ab 31. März 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück |
|---|---|
| 1 + | € 17,01 |
*Richtpreis
- RS Best.-Nr.:
- 729-3757P
- Herst. Teile-Nr.:
- EP4CE6E22C8N
- Hersteller:
- Altera
Technische Daten des gezeigten Artikels
Datenblätter und Anleitungen
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Altera | |
| Familie | Cyclone IV E | |
| Anzahl der Logik-Zellen | 6272 | |
| Anzahl der Logik-Einheiten | 392 | |
| Spezieller DSP | Ja | |
| Anzahl der Multiplikatoren | 15 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | EQFP | |
| Pinanzahl | 144 | |
| Anzahl der RAM Bits | 270kbit | |
| Abmessungen | 20 x 20 x 1.6mm | |
| Höhe | 1.6mm | |
| Länge | 20mm | |
| Arbeitsspannnung max. | 1,25 V | |
| Breite | 20mm | |
| Betriebstemperatur max. | +85 °C | |
| Arbeitsspannnung min. | 1,15 V | |
| Betriebstemperatur min. | 0 °C | |
| Alle auswählen | ||
|---|---|---|
Marke Altera | ||
Familie Cyclone IV E | ||
Anzahl der Logik-Zellen 6272 | ||
Anzahl der Logik-Einheiten 392 | ||
Spezieller DSP Ja | ||
Anzahl der Multiplikatoren 15 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße EQFP | ||
Pinanzahl 144 | ||
Anzahl der RAM Bits 270kbit | ||
Abmessungen 20 x 20 x 1.6mm | ||
Höhe 1.6mm | ||
Länge 20mm | ||
Arbeitsspannnung max. 1,25 V | ||
Breite 20mm | ||
Betriebstemperatur max. +85 °C | ||
Arbeitsspannnung min. 1,15 V | ||
Betriebstemperatur min. 0 °C | ||
Cyclone FPGA, Altera
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
