Xilinx FPGA Spartan-3E 500000 Gates 10476 Zellen 1164 Einh. PQFP 208-Pin 9312Register 74752bit
- RS Best.-Nr.:
- 697-2904
- Herst. Teile-Nr.:
- XC3S500E-4PQG208C
- Hersteller:
- Xilinx
Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
- RS Best.-Nr.:
- 697-2904
- Herst. Teile-Nr.:
- XC3S500E-4PQG208C
- Hersteller:
- Xilinx
Technische Daten des gezeigten Artikels
Datenblätter und Anleitungen
Rechtliche Anforderungen
Informationen zur Produktgruppe
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Xilinx | |
| Familie | Spartan-3E | |
| Anzahl der Logik-Gates | 500000 | |
| Anzahl der Logik-Zellen | 10476 | |
| Anzahl der Logik-Einheiten | 1164 | |
| Anzahl der Register | 9312 | |
| Anzahl der Multiplikatoren | 20 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | PQFP | |
| Pinanzahl | 208 | |
| Anzahl der RAM Bits | 74752bit | |
| Abmessungen | 28 x 28 x 3.4mm | |
| Höhe | 3.4mm | |
| Länge | 28mm | |
| Breite | 28mm | |
| Betriebstemperatur max. | +85 °C | |
| Arbeitsspannnung max. | 1,26 V | |
| Betriebstemperatur min. | 0 °C | |
| Arbeitsspannnung min. | 1,14 V | |
| Alle auswählen | ||
|---|---|---|
Marke Xilinx | ||
Familie Spartan-3E | ||
Anzahl der Logik-Gates 500000 | ||
Anzahl der Logik-Zellen 10476 | ||
Anzahl der Logik-Einheiten 1164 | ||
Anzahl der Register 9312 | ||
Anzahl der Multiplikatoren 20 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße PQFP | ||
Pinanzahl 208 | ||
Anzahl der RAM Bits 74752bit | ||
Abmessungen 28 x 28 x 3.4mm | ||
Höhe 3.4mm | ||
Länge 28mm | ||
Breite 28mm | ||
Betriebstemperatur max. +85 °C | ||
Arbeitsspannnung max. 1,26 V | ||
Betriebstemperatur min. 0 °C | ||
Arbeitsspannnung min. 1,14 V | ||
Anwenderprogrammierbare Steuergatterarrays (FPGA), Xilinx
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
