Infineon PLL-Taktpuffer 1 /Chip 35 mA 133MHz SMD TSSOP, 16-Pin 5.1 x 4.5 x 0.95mm

Zwischensumme 1 Stück (geliefert in Stange)*

€ 11,51

(ohne MwSt.)

€ 13,81

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • 40 Einheit(en) mit Versand ab 22. Dezember 2025
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
1 +€ 11,51

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
194-9032P
Herst. Teile-Nr.:
CY2309SXI-1H
Hersteller:
Infineon
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Infineon

Anzahl der Elemente pro Chip

1

Versorgungsstrom max.

35 mA

Eingangsfrequenz max.

133MHz

Montage-Typ

SMD

Gehäusegröße

TSSOP

Pinanzahl

16

Abmessungen

5.1 x 4.5 x 0.95mm

Länge

5.1mm

Breite

4.5mm

Höhe

0.95mm

Arbeitsspannnung max.

3,6 V

Betriebstemperatur max.

+85 °C

Ausgangsfrequenz max.

133.3MHz

Arbeitsspannnung min.

3 V

Ausgangsfrequenz min.

10MHz

Betriebstemperatur min.

–40 °C

Der CY2309 ist ein kostengünstiger 3,3-V-Nullverzögerungspuffer zur Verteilung von Hochgeschwindigkeitsuhren und ist in einem 16-poligen SOIC- oder TSSOP-Gehäuse erhältlich. Der CY2305 ist eine 8-polige Version des CY2309. Er nimmt einen Referenzeingang auf und treibt fünf Takte mit niedrigem Laufzeitversatz heraus. Die -1H-Versionen jedes Geräts arbeiten mit bis zu 100-/133-MHz-Frequenzen und haben einen höheren Antrieb als die -1-Geräte. Alle Teile verfügen über On-Chip-PLLs, die an einem Eingangstakt am REF-Stift verriegelt sind. Die PLL-Rückmeldung ist auf dem Chip und wird vom CLKOUT-Pad bezogen. Der CY2309 verfügt über zwei Bänke mit jeweils vier Ausgängen, die über die Auswahleingänge gesteuert werden können. Wenn nicht alle Ausgangstakte erforderlich sind, kann Bank B dreiaddelt sein. Die ausgewählten Eingänge ermöglichen auch die direkte Anwendung des Eingangstaktes auf die Ausgänge für Chip- und Systemtestzwecke. Die PLLs CY2305 und CY2309 wechseln in einen Abschaltmodus, wenn keine steigenden Flanken am REF-Eingang vorhanden sind. In diesem Zustand sind die Ausgänge drei-angegeben und die PLL ist ausgeschaltet, was zu einer Stromaufnahme von weniger als 25,0 μA für diese Teile führt.