Renesas Electronics Mikrocontroller RX130 RX 32 bit Oberfläche 512kB Flash LQFP 100-Pin 32 MHz 48 kB RAM

Mengenrabatt verfügbar

Zwischensumme (1 Schale mit 90 Stück)*

€ 333,09

(ohne MwSt.)

€ 399,69

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Auf Lager
  • 180 Einheit(en) versandfertig von einem anderen Standort
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Schale*
90 - 180€ 3,701€ 333,09
270 - 450€ 3,601€ 324,09
540 - 990€ 3,506€ 315,54
1080 - 2430€ 3,416€ 307,44
2520 +€ 3,33€ 299,70

*Richtpreis

RS Best.-Nr.:
234-7140
Herst. Teile-Nr.:
R5F51308ADFP#30
Hersteller:
Renesas Electronics
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Renesas Electronics

Serie

RX130

Produkt Typ

Mikrocontroller

Gehäusegröße

LQFP

Montageart

Oberfläche

Pinanzahl

100

Gerätekern

RX

Datenbus-Breite

32bit

Programmspeicherkapazität

512kB

Taktfrequenz max.

32MHz

RAM Größe

48kB

Maximale Versorgungsspannung

5.5V

Betriebstemperatur min.

-40°C

D/A-Wandler

2 x 8 Bit

Analoge Komparatoren

2

Maximale Betriebstemperatur

85°C

Höhe

1.7mm

Länge

14mm

Breite

14 mm

Normen/Zulassungen

No

Minimale Versorgungsspannung

1.8V

Programmspeicher-Typ

Flash

Automobilstandard

Nein

Befehlssatz-Architektur

CISC

A/D-Wandler

24 x 12 Bit

Anzahl der Timer

2

Die RX130-Familie von Renesas Electronics umfasst einen integrierten maximalen kapazitiven 36-Kanal-Touch-Sensor. Der kapazitive Berührungssensor verwendet eine verbesserte Erkennungsmethode im Vergleich zu früheren Produkten und hat so eine erheblich verbesserte Störfestigkeit, Empfindlichkeit und Wasserbeständigkeit. Dadurch wurden Fehlfunktionen reduziert, und Berührungstasten können jetzt auf eine Vielzahl von Materialien wie z. B. Holz, andere als das typische Acryl oder Glas angewendet werden.

Energiesparendes Design und Architektur

Integrierter Flash-Speicher für Code, keine Wartezeiten

Bis zu 6 Kommunikationsfunktionen

Harvard ICISC-Architektur mit 5-stufiger Pipeline

On-Chip-Debugging-Schaltkreis

Verwandte Links