XMOS XS1-L01A-TQ128-C5 Mikrocontroller Nein XS1-L01A-TQ128 Multi-Core Oberfläche Flash TQFP 128-Pin 60 MHz 64 kB RAM
- RS Best.-Nr.:
- 170-0887
- Herst. Teile-Nr.:
- XS1-L01A-TQ128-C5
- Hersteller:
- XMOS
Derzeit nicht erhältlich
Wir wissen nicht, ob wir diesen Artikel noch einmal auf Lager haben werden. RS beabsichtigt, ihn bald aus dem Sortiment zu nehmen.
- RS Best.-Nr.:
- 170-0887
- Herst. Teile-Nr.:
- XS1-L01A-TQ128-C5
- Hersteller:
- XMOS
Technische Daten des gezeigten Artikels
Datenblätter und Anleitungen
Rechtliche Anforderungen
Informationen zur Produktgruppe
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | XMOS | |
| Serie | XS1-L01A-TQ128 | |
| Produkt Typ | Mikrocontroller | |
| Gehäusegröße | TQFP | |
| Montageart | Oberfläche | |
| Pinanzahl | 128 | |
| Gerätekern | Multi-Core | |
| Schnittstellentyp | JTAG, SPI | |
| Taktfrequenz max. | 60MHz | |
| RAM Größe | 64kB | |
| Maximale Versorgungsspannung | 3.6V | |
| Anzahl der programmierbaren Ein/Ausgänge | 64 | |
| Betriebstemperatur min. | -40°C | |
| Maximale Verlustleistung Pd | 450W | |
| Maximale Betriebstemperatur | 85°C | |
| Länge | 16mm | |
| Normen/Zulassungen | No | |
| Höhe | 1.2mm | |
| Breite | 16 mm | |
| Minimale Versorgungsspannung | 3V | |
| Anzahl der Timer | 10 | |
| Befehlssatz-Architektur | RISC | |
| Programmspeicher-Typ | Flash | |
| Automobilstandard | Nein | |
| Alle auswählen | ||
|---|---|---|
Marke XMOS | ||
Serie XS1-L01A-TQ128 | ||
Produkt Typ Mikrocontroller | ||
Gehäusegröße TQFP | ||
Montageart Oberfläche | ||
Pinanzahl 128 | ||
Gerätekern Multi-Core | ||
Schnittstellentyp JTAG, SPI | ||
Taktfrequenz max. 60MHz | ||
RAM Größe 64kB | ||
Maximale Versorgungsspannung 3.6V | ||
Anzahl der programmierbaren Ein/Ausgänge 64 | ||
Betriebstemperatur min. -40°C | ||
Maximale Verlustleistung Pd 450W | ||
Maximale Betriebstemperatur 85°C | ||
Länge 16mm | ||
Normen/Zulassungen No | ||
Höhe 1.2mm | ||
Breite 16 mm | ||
Minimale Versorgungsspannung 3V | ||
Anzahl der Timer 10 | ||
Befehlssatz-Architektur RISC | ||
Programmspeicher-Typ Flash | ||
Automobilstandard Nein | ||
- Ursprungsland:
- SG
XS1 Event-Driven Prozessor
Ein XS1 vereint mehrere XCore™-Prozessoren, jeder mit einem eigenen Speicher auf einem Chip. Die programmierbaren Prozessoren sind in dem Sinn universell, dass sie Sprachen wie z. B. C ausführen können; sie unterstützen auch direkt eine gleichzeitige Verarbeitung (Multithreading), Kommunikation und Ein- und Ausgabe. Ein Hochleistungsschalter unterstützt die Kommunikation zwischen den Prozessoren, und XMOS-Links zwischen den Chips sorgen dafür, dass Systeme leicht mit mehreren Chips aufgebaut werden können. Die XS1-Produkte sollen eine praktische Lösung bieten, mit Software viele Funktionen auszuführen, die normalerweise von Hardware erledigt werden; wichtige Beispiele dafür sind Schnittstellen und Ein- und Ausgabensteuerungen.
Jeder XCore-Prozessor bietet folgende Ressourcen:
32-Bit-Prozessor mit bis zu 500 MIPS
Acht Hardware-Threads und 32-Kanalenden
Zehn Zeitgeber und sechs Taktblöcke
Vier XMOS-Links
64 KB SRAM und 8 KB OTP-Speicher
Der XCore ist ein multithreaded Datenverarbeitungsbauteil mit Befehlssatzunterstützung für Kommunikation, Ein- und Ausgabe und Zeitsteuerung. Die Thread-Ausführung ist deterministisch, und die Dauer zur Ausführung einer Befehlsfolge kann genau vorausgesagt werden. Deshalb kann Software, die auf einem XCore läuft, viele Funktionen ausführen, die normalerweise von Hardware, insbesondere DSP und E/A, ausgeführt wird.
Jedes XCore-Thread hat einen dedizierten Registersatz, und die zeitliche Planung von Threads wird von der Hardware ausgeführt. Die Kommunikation zwischen Threads erfolgt über Hardwarekanäle. Kommunikationsbefehle übertragen Daten direkt zwischen Prozessorregistern und -kanälen, die automatisch den zeitlichen Ablauf der kommunizierenden Threads planen, um den Datenfluss zu steuern.
Der XCore hat einen effizienten Befehlssatz, um konventionelle sequenzielle Programmiersprachen zu unterstützen. Die Multithreading-, Kommunikations- und Ein- und Ausgabebefehle unterstützen moderne, nebenläufige Programmiersprachen. Der Befehlssatz ist leicht erweiterbar, um anwendungsspezifische Befehle aufzunehmen; dazu zählen derzeit Support für lange Arithmetik, CRC, DSP und Kryptografie.
Jeder XCore hat ein einzelnes, vereintes Speichersystem, das von allen vom Kern ausgeführten Threads für Programme und Daten gemeinsam benutzt wird. Mehrere Threads können das gleiche Programm im Speicher benutzen und die Datenhoheit übernehmen. Es werden keine Cachespeicher verwendet.
Der XCore hat einen dicht integrierten Satz an E/A-Anschlüssen, die direkt durch Befehle gesteuert werden. Daten werden direkt zwischen Prozessorregistern und Anschlüssen übertragen, um einen Speichereinsatz zu vermeiden und Latenzzeiten zu minimieren. Die Anschlüsse können nach Bedarf Daten seriell übertragen, damit der Prozessor Hochgeschwindigkeitsdatenströme handhaben kann. Sie können auch die Ankunft von Daten zeitlich markieren und genau die Zeitpunkte kontrollieren, zu denen die Daten an die oder von den Stiften übertragen werden.
Verwandte Links
- XMOS Mikrocontroller
- XMOS XS1-L02A-QF124-C5 Mikrocontroller Nein XS1 Multi-Core Oberfläche 128kB Flash QFN 124-Pin 60 MHz 128 kB RAM
- XMOS Mikrocontroller Nein XS1 Multi-Core Oberfläche 128kB Flash QFN 124-Pin 60 MHz 128 kB RAM
- Microchip dsPIC33A Digitaler Signalprozessor 16bit 200MHz 64 KB 512 KB Flash TQFP 128-Pin
- Microchip Mikrocontroller Nein MEC14XX MIPS32 M14K 32 bit SRAM Oberfläche 192kB TQFP 128-Pin 66 MHz 32 kB RAM
- Texas Instruments Mikrocontroller Nein Tiva C ARM Cortex M4F 32 bit Flash Oberfläche 1024kB TQFP 128-Pin 120 MHz 256 kB
- Microchip Mikrocontroller ATmega AVR 8bit SMD 128 KB TQFP 64-Pin 16MHz 4 KB RAM
- Microchip Mikrocontroller dsPIC33F dsPIC 16bit SMD 128 KB TQFP 64-Pin 40MIPS 8 KB RAM
